• <pre id="1csle"><strong id="1csle"><xmp id="1csle"></xmp></strong></pre>
  • <td id="1csle"><strike id="1csle"></strike></td>
  • <acronym id="1csle"><label id="1csle"></label></acronym>
  • <td id="1csle"></td>

    Achronix FPGA增加對Bluespec提供的基于Linux的RISC-V軟處理器的支持,以實現可擴展數據處理

    2024-04-16 08:16:28 EETOP

    高性能FPGA芯片和嵌入式FPGA(eFPGA)硅知識產權(IP)領域的領先企業Achronix半導體公司,以及RISC-V工具和IP領域的行業領導者Bluespec有限公司,日前聯合宣布推出一系列支持Linux的RISC-V軟處理器,這些處理器都可用于Achronix FPGA產品Speedster?7t系列中。這是業界首創,Bluespec的RISC-V處理器現在無縫集成到Achronix的二維片上網絡(2D NoC)架構中,簡化了集成,使工程師能夠輕松地將可擴展的處理器添加到他們的Achronix FPGA設計中。

    Bluespec的RISC-V軟核系列為Speedster7t FPGA設計增加了軟件可編程性、簡化了系統集成、提高了設計人員的工作效率,并縮短了產品上市時間。Achronix Speedster7t FPGA中的2D NoC支持設計人員輕松地將一個或多個RISC-V內核集成到FPGA邏輯架構中。2D NoC允許添加多個RISC-V內核的實例,并在保持性能的同時可以輕松地重新定位到FPGA邏輯架構的不同區域。開發人員可以靈活地在裸機上運行C/C++應用程序,或在硬件子系統上運行操作系統,使用1到8個64位處理器來分別配置浮點指令、自定義指令和硬件加速器。

    每個處理器的加速器端口都支持高帶寬工作負載加速器去實現內存管理和軟件驅動配置和控制,從而加快了Speedster7t FPGA設計的開發和部署。由于開發人員可以使用成熟且熟悉的技術(包括RISC-V、Linux、RTOS和軟件多線程等),因此這個功能通過最大限度地減少學習曲線來進一步加速設計進程。

    “Achronix Speedster7t FPGA提供了多項功能強大的創新,如2D NoC,從而支持高速數據傳輸和高達20 Tbps的連接帶寬。隨著Bluespec支持加速功能的RISC-V軟核添加,Achronix Speedster7t FPGA可以成為成熟的配置全面且功能強大的可編程SoC,”Bluespec首席執行官Charlie Hauck表示?!拔覀兊漠a品組合設計旨在幫助開發人員加快部署時間,我們期待看到自己的解決方案能夠幫助廣大用戶更快地在不同應用中使用RISC-V?!?/span>

    1.jpg

    “Bluespec在硅IP領域內深厚的專業造詣和在RISC-V技術方面持續創新的悠久歷史使該公司成為Achronix的理想合作伙伴,”Achronix產品規劃副總裁Nick Ilyadis說道?!霸摴咎峁┑闹С諰inux的RISC-V軟處理器與我們的高性能和高密度FPGA器件相結合,將幫助我們的客戶在其產品中實現差異化,并更快地進入市場?!?/span>

    欲了解關于Bluespec用于Achronix FPGA器件的RISC-V軟處理器的更多信息,請訪問:https://info.bluespec.com/achronix。

    有關Achronix和Bluespec是如何攜手合作,通過提供專為Achr高性能FPGA芯片和嵌入式FPGA(eFPGA)硅知識產權(IP)領域的領先企業Achronix半導體公司,以及RISC-V工具和IP領域的行業領導者Bluespec有限公司,日前聯合宣布推出一系列支持Linux的RISC-V軟處理器,這些處理器都可用于Achronix FPGA產品Speedster?7t系列中。這是業界首創,Bluespec的RISC-V處理器現在無縫集成到Achronix的二維片上網絡(2D NoC)架構中,簡化了集成,使工程師能夠輕松地將可擴展的處理器添加到他們的Achronix FPGA設計中。

    Bluespec的RISC-V軟核系列為Speedster7t FPGA設計增加了軟件可編程性、簡化了系統集成、提高了設計人員的工作效率,并縮短了產品上市時間。Achronix Speedster7t FPGA中的2D NoC支持設計人員輕松地將一個或多個RISC-V內核集成到FPGA邏輯架構中。2D NoC允許添加多個RISC-V內核的實例,并在保持性能的同時可以輕松地重新定位到FPGA邏輯架構的不同區域。開發人員可以靈活地在裸機上運行C/C++應用程序,或在硬件子系統上運行操作系統,使用1到8個64位處理器來分別配置浮點指令、自定義指令和硬件加速器。

    每個處理器的加速器端口都支持高帶寬工作負載加速器去實現內存管理和軟件驅動配置和控制,從而加快了Speedster7t FPGA設計的開發和部署。由于開發人員可以使用成熟且熟悉的技術(包括RISC-V、Linux、RTOS和軟件多線程等),因此這個功能通過最大限度地減少學習曲線來進一步加速設計進程。

    “Achronix Speedster7t FPGA提供了多項功能強大的創新,如2D NoC,從而支持高速數據傳輸和高達20 Tbps的連接帶寬。隨著Bluespec支持加速功能的RISC-V軟核添加,Achronix Speedster7t FPGA可以成為成熟的配置全面且功能強大的可編程SoC,”Bluespec首席執行官Charlie Hauck表示?!拔覀兊漠a品組合設計旨在幫助開發人員加快部署時間,我們期待看到自己的解決方案能夠幫助廣大用戶更快地在不同應用中使用RISC-V?!?/span>


    “Bluespec在硅IP領域內深厚的專業造詣和在RISC-V技術方面持續創新的悠久歷史使該公司成為Achronix的理想合作伙伴,”Achronix產品規劃副總裁Nick Ilyadis說道?!霸摴咎峁┑闹С諰inux的RISC-V軟處理器與我們的高性能和高密度FPGA器件相結合,將幫助我們的客戶在其產品中實現差異化,并更快地進入市場?!?/span>

    onix Speedster7t FPGA器件而優化的且支持Linux的RISC-V軟處理器,來徹底改變您的FPGA項目的更多信息,請聯系Achronix。


    關鍵詞: Achronix FPGA Linux

    • EETOP 官方微信

    • 創芯大講堂 在線教育

    • 創芯老字號 半導體快訊

    全部評論

    国产白丝喷水娇喘视频|狠狠综合久久综合88亚洲|首发推荐国产AV巨作保洁员|欧美伊人色综合久久天天|精品国产免费第一区

  • <pre id="1csle"><strong id="1csle"><xmp id="1csle"></xmp></strong></pre>
  • <td id="1csle"><strike id="1csle"></strike></td>
  • <acronym id="1csle"><label id="1csle"></label></acronym>
  • <td id="1csle"></td>